zurück
(Abschrift Arbeitsbuch G. Heinz, Original teils in Kürzeln)
nächste Klausurberatung: Fleeth statt Binz, 22.-25.1.1990
Klausurberatung AdW-ZKI in Fleeth 20.11.1989
Vorträge Bereich 2
Prof. W. Albrecht: Überblick
Arbeitsthemen:
-
BMRS (K1820 MicroVAX II, siehe Wikipedia
K1820 und
U80701)
-
BMRSN (Nachfolger) (MicroVAX III, U80900, Vorbild
CVAX 78034)
-
DSP1 (Wikipedia
U320C20)
-
Meßplatz SMP3
-
EIZ (Entwurfs- und Inbetriebnahme-Zentrum)
-
VLSI-Meßplatz
Ergebnisse:
-
U80702 Fehlerkorrektur für Disk-Controller (nSGT2, 5µm)
-
U80703 Floating Point Proz. FPP (FPU) für K1820 (in Zusammenarbeit mit Robotron)
-
U80705 16-bit, SKR-kompatibler Befehlssatz, Controller (nSGT3
-
Prüffolgen für U320C20 16-bit DSP Signalprozessor 90.000 Trs. (Dr. Oberst)
-
CAD-System für VLSI (DIES)
-
Meßplatz SMP3 für U80705
-
Systemgestaltung 32-bit Digitaler Signal-Prozessor (DSP)
Vortrag Dr. Schulz: Stand FPP (FPU U80703)
-
Simulator / Verhaltensbeschreibungssprache VBS
-
Einbindung von KOSIM
-
Timinganalysator in DIES (Dr. Schulz)
-
Entwurfstechnologie für VLSI-Prozessoren (Studie)
Vortrag Dr. Kieser: Projekt BMRS
(Beiträge zum Mikro-Rechner-System K1820), insges. 32 VbE
-
U80705 Dr. Hallbauer
-
Test Dr. Otte
-
Meßtechnik Dr. Pilz
-
Analyse Dr. Despang
-
Technische Daten:
-
nSGT3S (eine Alu-Lage)
-
4,4x4,85 mm², 15.000 Trs., 7,5 MHz
-
Dokumentation: Schaltkreisbeschreibung, Users Guide
-
Petri-Netz für Zeitverhalten
-
U80703 Dr. Schulz
-
Coprozessor (FPP) für U80701 (MME)
-
35.000 Trs., nSGT3
-
U80702 Dr. Lemke Tel. 4633228
BMRSN: Prof. Albrecht (Projektleitung)
Ziel: CAD-Gesamtsystem DIES mit CAD-Komponenten:
-
KOSIM (Logiksimulation)
-
FSIM (Fehlersimulation)
-
ENSIC (Standardzellentwurfssystem)
-
LSIKON (MME)
-
LSINET (MME Netzwerksimulator [1])
-
SIMSY (Systemsimulation)
DSP2: Vorbildtyp TMS320C30
-
MIPRE-Synthese top-down
-
Petrinetzmodelle
-
Verifikation mit KOSIM (wird nicht zum tragen kommen! (?))
EIZ (Entwurfs- und Inbetriebnahme-Zentrum)
VLSI-Entwurfssystem realisiert auf Basis DIES
Meßplatz SMP3 (Dr. Pilz)
-
8 MHz; 64/64 Kanäle
-
Zeitauflösung 25 µs
DSP-Entwicklungsstand (U320C20)
-
KOSIM-Verifikation (mit Nachbesserung)
-
Bewertung der KOSIM-Ergebnisse mit SIESTA (Klappertest)
-
Bearbeitung mit stuck-at Fehlersimulator (FSIM) zeigte, daß keine komplette Simulation möglich ist (ca. 5000 h CPU)
[1] Rößler, F.; Fischer, P.; Möschwitzer, A.; Hecker, W.: LSISIMULATOR - ein leistungsfähiges Programm zu Funktionsverifikation hoch- und höchstintegrierter Schaltkreise. nte 34 (1984) H.6 213-214 sowie
Hecker, W.; Rößler, F.; Möschwitzer, A.: LSINET - ein neues Logik- und Timungsimulationsprogramm für LSI- und VLSI-Schaltkreise. Manuskript vom 6.5.1983, abgedruckt in nte 34 (1984) H.6 214-218. (PDF), siehe auch die
Anmerkung.